m***l 发帖数: 12 | 1 大家好,
请教一个关于测试eye diagram的问题.
假如我设计一个PLL, 频率为10GHz, 用示波器来显示输出clk的波形, 所用的示波器必
须同时有一个外部trigger信号, 也就是说, 我需要再输出一个low speed信号来
trigger示波器, 比如clk/32的信号.
那么, 如果我要在示波器上显示输出clk的eya diagram,也应该需要一个和clk同步的低
频信号来trigger示波器, 不知道这个低频信号有什么要求? 比如需要是clk的奇数分频
(eg:clk/31)还是偶数分频(clk/32)还是都行?
不知道那位大哥用过示波器测眼图的, 能给小弟指点一下, 先谢谢了! | z***o 发帖数: 1254 | 2 应该没有奇数偶数分频的限制,是整数就行。 我一般把trigger 信号设在1GHz。另外
别忘了10MHz的同步信号。动手试一试就全有了。
【在 m***l 的大作中提到】 : 大家好, : 请教一个关于测试eye diagram的问题. : 假如我设计一个PLL, 频率为10GHz, 用示波器来显示输出clk的波形, 所用的示波器必 : 须同时有一个外部trigger信号, 也就是说, 我需要再输出一个low speed信号来 : trigger示波器, 比如clk/32的信号. : 那么, 如果我要在示波器上显示输出clk的eya diagram,也应该需要一个和clk同步的低 : 频信号来trigger示波器, 不知道这个低频信号有什么要求? 比如需要是clk的奇数分频 : (eg:clk/31)还是偶数分频(clk/32)还是都行? : 不知道那位大哥用过示波器测眼图的, 能给小弟指点一下, 先谢谢了!
|
|